CURSO: DISEÑO Y CARACTERIZACIÓN DE CIRCUITOS INTEGRADOS TRADUCCIÓN: INTEGRATED CIRCUIT DESIGN AND CHARACTERIZATION SIGLA: IEE3423 CREDITOS: 10 MODULOS: 02 CARACTER: OPTATIVO TIPO: CÁTEDRA CALIFICACIÓN: ESTÁNDAR PALABRAS CLAVE: LAYOUT DE CIRCUITOS INTEGRADOS, DISEÑO Y VERIFICACIÓN DE CIRCUITOS INTEGRADOS NIVEL FORMATIVO: MAGISTER I. DESCRIPCIÓN Este curso está concebido para que el alumno aprenda, a través de su propia experiencia, los aspectos teóricos y prácticos en torno al diseño de un circuito integrado CMOS a nivel de layout, y los procedimientos de verificación y pruebas para la caracterización de circuitos integrados. Al final del curso, el alumno estará en condiciones de generar el layout de un circuito integrado analógico, digital o de señales mixtas a partir de un esquemático o de un código Verilog, verificar el diseño, seguir los pasos necesarios para su fabricación, y planificar y ejecutar un programa de pruebas para el circuito. II. OBJETIVOS Al finalizar el curso el alumno será capaz de: 1. Valorar e identificar las prácticas de respeto a la propiedad intelectual, relacionadas a los acuerdos de confidencialidad y manejo de información sensible que rigen la práctica en la industria electrónica. 2. Establecer el criterio en torno a no-idealidades en el diseño de un circuito integrado, tales como emparejamiento y componentes parásitas. 3. Identificar y distinguir las principales especificaciones de interés en un circuito integrado. 4. Identificar y aplicar buenas prácticas de layout de circuitos integrados. 5. Identificar y aplicar los pasos de verificación necesarios antes de fabricar un circuito integrado. 6. Diseñar un circuito integrado analógico, de señales mixtas o digital. 7. Elaborar un diagrama de conexiones (bonding diagram) para especificar las conexiones entre el chip y el encapsulado. 8. Planificar y ejecutar un programa de pruebas que permita probar y caracterizar un circuito integrado. 9. Aplicar correctamente las herramientas de Electronic Design Automation (EDA) para el diseño de circuitos integrados analógicos y/o digitales. 10.Identificar y conocer los archivos de tecnología necesarios para producir un diseño en alguna tecnología particular. III. CONTENIDOS 1. Flujo de diseño de circuitos integrados 2. Layout de un circuito integrado a. El proceso de hacer un layout b. Componentes parásitas c. Emparejamiento d. Técnicas de layout e. Encapsulado 3. Verificación a. Chequeo de reglas de diseño (DRC) b. Extracción del circuito c. Comparación entre layout y esquemático (LVS) d. Reglas de antena e. Simulaciones post-layout 4. El proceso de tape-out a. Tipos de archivos b. Preparación al envío para fabricación 5. Pruebas de un circuito integrado a. Metodología b. Diseño de un banco de pruebas c. Diseño de una tarjeta (PCB) para el circuito IV. METODOLOGÍA Clases lectivas durante las cuales serán introducidos los contenidos del curso. V. EVALUACIÓN El curso será evaluado a través de informes de avance y un informe final. VI. BIBLIOGRAFÍA Complementaria - Baker CMOS Circuit Design, Layout, and Simulation, 3rd Edition, 2010. - Saint y Saint IC Mask Design: Essential Layout Techniques, 2002. PONTIFICIA UNIVERSIDAD CATÓLICA DE CHILE ESCUELA DE INGENIERÍA / ACTUALIZADO ABRIL 2021