CURSO: LABORATORIO DE SISTEMAS DIGITALES TRADUCCIÓN: DIGITAL SYSTEMS LABORATORY SIGLA: IEE2783 CRÉDITOS: 05 MÓDULOS: 03 CARÁCTER: MINIMO DE MAJOR ROBOTICA TIPO: CÁTEDRA CALIFICACIÓN: ESTÁNDAR PALABRAS CLAVE: DIGITAL, CIRCUITOS, COMPUERTAS DISCRETAS, LÓGICA, VERILOG NIVEL FORMATIVO: PREGRADO I. DESCRIPCIÓN En este curso práctico se abordan diferentes aplicaciones prácticas de la electrónica digital tanto discreta como integrada y sus limitaciones. A lo largo del curso los estudiantes se enfrentarán a diversos problemas abiertos tomados del mundo real que pueden ser solucionados mediante la implementación de controles digitales como así también simulados, todo mediante el uso de compuertas lógicas discretas y dispositivos programables FPGA basados en lenguaje de programación Verilog. II. OBJETIVOS El objetivo de este laboratorio es que los alumnos lleven a la práctica los conocimientos adquiridos en el curso de Sistemas Digitales (IEE2713) tanto en modelación como en diseño y verificación. En particular, familiarizar a los alumnos con el funcionamiento práctico de circuitos digitales discretos usando integrados lógicos de las familias TTL y CMOS y capacitarlos en la programación de dispositivos de lógica programable (FPGA) para resolver problemas del mundo real. III. CONTENIDOS 1. Circuitos Lógicos: Caracterización de Componentes Digitales Discretos, Problema de Diseño. 2. (FPGA) Generador de Funciones: Problema de Diseño 3. (FPGA) Coordinación de Semáforos: Problema de Diseño 4. (FPGA) Máquina Vendomática / Control de Ascensores: Problema de Diseño IV. METODOLOGÍA Este curso consiste en el desarrollo de cinco experiencias de laboratorio (de dos sesiones de duración) en las cuales los alumnos deben modelar, implementar, verificar el funcionamiento de sus diseños de circuitos lógicos y sintetizar el trabajo realizado en un informe; la implementación de un proyecto y finalmente un examen escrito ambos de caracter reprobatorio. Cada experiencia debe ser completada en el laboratorio durante las horas asignadas. Las experiencias y su duración se detallan a continuación: E1: Circuitos Lógicos; Dos sesiones E2: Generador de Funciones; Dos sesiones E3: Coordinación de Semáforos; Dos sesiones E4: Máquina Vendomática; Dos sesiones E5: Control de Ascensores; Dos sesiones -Trabajo previo -Control -Informe y Código FPGA -Proyecto -Examen V. EVALUACIÓN -Nota Experiencias: Ei > 4.0 -Nota Proyecto: Pr > 4.0 -Nota Examen: Ex > 4.0 VI. BIBLIOGRAFÍA • B. LeMeres. Introduction to Logic Circuits & Logic Design with Verilog, Springer Trabajo en Laboratorio: • Manuales de los equipos • Datasheets de los componentes usados en cada experiencia • Application Notes de los fabricantes • Archivos de ayuda para Basys 3 • Foros en internet PONTIFICIA UNIVERSIDAD CATÓLICA DE CHILE ESCUELA DE INGENIERÍA / ACTUALIZADO ABRIL 2021